daq 2.0.0.0
DAQ Registers List

List of registers of DAQ Click driver. More...

Macros

#define DAQ_REG_CHIP_TYPE   0x03
 DAQ description register.
 
#define DAQ_REG_PRODUCT_ID_L   0x04
 
#define DAQ_REG_PRODUCT_ID_H   0x05
 
#define DAQ_REG_CHIP_GRADE   0x06
 
#define DAQ_REG_SCRATCH_PAD   0x0A
 
#define DAQ_REG_VENDOR_L   0x0C
 
#define DAQ_REG_VENDOR_H   0x0D
 
#define DAQ_REG_INTERFACE_FORMAT   0x14
 
#define DAQ_REG_POWER_CLOCK   0x15
 
#define DAQ_REG_ANALOG   0x16
 
#define DAQ_REG_ANALOG2   0x17
 
#define DAQ_REG_CONVERSION   0x18
 
#define DAQ_REG_DIGITAL_FILTER   0x19
 
#define DAQ_REG_SINC3_DEC_RATE_MSB   0x1A
 
#define DAQ_REG_SINC3_DEC_RATE_LSB   0x1B
 
#define DAQ_REG_DUTY_CYCLE_RATION   0x1C
 
#define DAQ_REG_SYNC_RESET   0x1D
 
#define DAQ_REG_GPIO_CONTROL   0x1E
 
#define DAQ_REG_GPIO_WRITE   0x1F
 
#define DAQ_REG_GPIO_READ   0x20
 
#define DAQ_REG_OFFSET_HI   0x21
 
#define DAQ_REG_OFFSET_MID   0x22
 
#define DAQ_REG_OFFSET_LO   0x23
 
#define DAQ_REG_GAIN_HI   0x24
 
#define DAQ_REG_GAIN_MID   0x25
 
#define DAQ_REG_GAIN_LO   0x26
 
#define DAQ_REG_BIST_CONTROL   0x27
 
#define DAQ_REG_SPI_DIAG_ENABLE   0x28
 
#define DAQ_REG_ADC_DIAG_ENABLE   0x29
 
#define DAQ_REG_DIG_DIAG_ENABLE   0x2A
 
#define DAQ_REG_ADC_DATA   0x2C
 
#define DAQ_REG_MASTER_STATUS   0x2D
 
#define DAQ_REG_SPI_DIAG_STATUS   0x2E
 
#define DAQ_REG_ADC_DIAG_STATUS   0x2F
 
#define DAQ_REG_DIG_DIAG_STATUS   0x30
 
#define DAQ_REG_MCLK_COUNTER   0x31
 
#define DAQ_REG_COEFF_CONTROL   0x32
 
#define DAQ_REG_COEFF_CONTROL   0x32
 
#define DAQ_REG_COEFF_DATA   0x33
 
#define DAQ_REG_COEFF_DATA   0x33
 
#define DAQ_REG_ACCESS_KEY   0x34
 
#define DAQ_REG_ACCESS_KEY   0x34
 

Detailed Description

List of registers of DAQ Click driver.

Macro Definition Documentation

◆ DAQ_REG_ACCESS_KEY [1/2]

#define DAQ_REG_ACCESS_KEY   0x34

◆ DAQ_REG_ACCESS_KEY [2/2]

#define DAQ_REG_ACCESS_KEY   0x34

◆ DAQ_REG_ADC_DATA

#define DAQ_REG_ADC_DATA   0x2C

◆ DAQ_REG_ADC_DIAG_ENABLE

#define DAQ_REG_ADC_DIAG_ENABLE   0x29

◆ DAQ_REG_ADC_DIAG_STATUS

#define DAQ_REG_ADC_DIAG_STATUS   0x2F

◆ DAQ_REG_ANALOG

#define DAQ_REG_ANALOG   0x16

◆ DAQ_REG_ANALOG2

#define DAQ_REG_ANALOG2   0x17

◆ DAQ_REG_BIST_CONTROL

#define DAQ_REG_BIST_CONTROL   0x27

◆ DAQ_REG_CHIP_GRADE

#define DAQ_REG_CHIP_GRADE   0x06

◆ DAQ_REG_CHIP_TYPE

#define DAQ_REG_CHIP_TYPE   0x03

DAQ description register.

Specified register for description of DAQ Click driver.

◆ DAQ_REG_COEFF_CONTROL [1/2]

#define DAQ_REG_COEFF_CONTROL   0x32

◆ DAQ_REG_COEFF_CONTROL [2/2]

#define DAQ_REG_COEFF_CONTROL   0x32

◆ DAQ_REG_COEFF_DATA [1/2]

#define DAQ_REG_COEFF_DATA   0x33

◆ DAQ_REG_COEFF_DATA [2/2]

#define DAQ_REG_COEFF_DATA   0x33

◆ DAQ_REG_CONVERSION

#define DAQ_REG_CONVERSION   0x18

◆ DAQ_REG_DIG_DIAG_ENABLE

#define DAQ_REG_DIG_DIAG_ENABLE   0x2A

◆ DAQ_REG_DIG_DIAG_STATUS

#define DAQ_REG_DIG_DIAG_STATUS   0x30

◆ DAQ_REG_DIGITAL_FILTER

#define DAQ_REG_DIGITAL_FILTER   0x19

◆ DAQ_REG_DUTY_CYCLE_RATION

#define DAQ_REG_DUTY_CYCLE_RATION   0x1C

◆ DAQ_REG_GAIN_HI

#define DAQ_REG_GAIN_HI   0x24

◆ DAQ_REG_GAIN_LO

#define DAQ_REG_GAIN_LO   0x26

◆ DAQ_REG_GAIN_MID

#define DAQ_REG_GAIN_MID   0x25

◆ DAQ_REG_GPIO_CONTROL

#define DAQ_REG_GPIO_CONTROL   0x1E

◆ DAQ_REG_GPIO_READ

#define DAQ_REG_GPIO_READ   0x20

◆ DAQ_REG_GPIO_WRITE

#define DAQ_REG_GPIO_WRITE   0x1F

◆ DAQ_REG_INTERFACE_FORMAT

#define DAQ_REG_INTERFACE_FORMAT   0x14

◆ DAQ_REG_MASTER_STATUS

#define DAQ_REG_MASTER_STATUS   0x2D

◆ DAQ_REG_MCLK_COUNTER

#define DAQ_REG_MCLK_COUNTER   0x31

◆ DAQ_REG_OFFSET_HI

#define DAQ_REG_OFFSET_HI   0x21

◆ DAQ_REG_OFFSET_LO

#define DAQ_REG_OFFSET_LO   0x23

◆ DAQ_REG_OFFSET_MID

#define DAQ_REG_OFFSET_MID   0x22

◆ DAQ_REG_POWER_CLOCK

#define DAQ_REG_POWER_CLOCK   0x15

◆ DAQ_REG_PRODUCT_ID_H

#define DAQ_REG_PRODUCT_ID_H   0x05

◆ DAQ_REG_PRODUCT_ID_L

#define DAQ_REG_PRODUCT_ID_L   0x04

◆ DAQ_REG_SCRATCH_PAD

#define DAQ_REG_SCRATCH_PAD   0x0A

◆ DAQ_REG_SINC3_DEC_RATE_LSB

#define DAQ_REG_SINC3_DEC_RATE_LSB   0x1B

◆ DAQ_REG_SINC3_DEC_RATE_MSB

#define DAQ_REG_SINC3_DEC_RATE_MSB   0x1A

◆ DAQ_REG_SPI_DIAG_ENABLE

#define DAQ_REG_SPI_DIAG_ENABLE   0x28

◆ DAQ_REG_SPI_DIAG_STATUS

#define DAQ_REG_SPI_DIAG_STATUS   0x2E

◆ DAQ_REG_SYNC_RESET

#define DAQ_REG_SYNC_RESET   0x1D

◆ DAQ_REG_VENDOR_H

#define DAQ_REG_VENDOR_H   0x0D

◆ DAQ_REG_VENDOR_L

#define DAQ_REG_VENDOR_L   0x0C